mirror of
https://source.denx.de/u-boot/u-boot.git
synced 2025-08-09 00:36:59 +02:00
net: add hifemac_mdio MDIO bus driver for HiSilicon platform
It adds the driver for the internal MDIO bus of HIFEMAC Ethernet controller. It's based on the mainstream linux driver. Signed-off-by: Yang Xiwen <forbidden405@outlook.com>
This commit is contained in:
parent
9d8f78a2a7
commit
6b5c8d98e2
@ -912,6 +912,14 @@ config HIFEMAC_ETH
|
|||||||
This driver supports HIFEMAC Ethernet controller found on
|
This driver supports HIFEMAC Ethernet controller found on
|
||||||
HiSilicon SoCs.
|
HiSilicon SoCs.
|
||||||
|
|
||||||
|
config HIFEMAC_MDIO
|
||||||
|
bool "HiSilicon Fast Ethernet Controller MDIO interface"
|
||||||
|
depends on DM_MDIO
|
||||||
|
select DM_CLK
|
||||||
|
help
|
||||||
|
This driver supports the internal MDIO interface of HIFEMAC
|
||||||
|
Ethernet controller.
|
||||||
|
|
||||||
config HIGMACV300_ETH
|
config HIGMACV300_ETH
|
||||||
bool "HiSilicon Gigabit Ethernet Controller"
|
bool "HiSilicon Gigabit Ethernet Controller"
|
||||||
select DM_RESET
|
select DM_RESET
|
||||||
|
@ -48,6 +48,7 @@ obj-$(CONFIG_FTGMAC100) += ftgmac100.o
|
|||||||
obj-$(CONFIG_FTMAC100) += ftmac100.o
|
obj-$(CONFIG_FTMAC100) += ftmac100.o
|
||||||
obj-$(CONFIG_GMAC_ROCKCHIP) += gmac_rockchip.o
|
obj-$(CONFIG_GMAC_ROCKCHIP) += gmac_rockchip.o
|
||||||
obj-$(CONFIG_HIFEMAC_ETH) += hifemac.o
|
obj-$(CONFIG_HIFEMAC_ETH) += hifemac.o
|
||||||
|
obj-$(CONFIG_HIFEMAC_MDIO) += hifemac_mdio.o
|
||||||
obj-$(CONFIG_HIGMACV300_ETH) += higmacv300.o
|
obj-$(CONFIG_HIGMACV300_ETH) += higmacv300.o
|
||||||
obj-$(CONFIG_KS8851_MLL) += ks8851_mll.o
|
obj-$(CONFIG_KS8851_MLL) += ks8851_mll.o
|
||||||
obj-$(CONFIG_KSZ9477) += ksz9477.o
|
obj-$(CONFIG_KSZ9477) += ksz9477.o
|
||||||
|
116
drivers/net/hifemac_mdio.c
Normal file
116
drivers/net/hifemac_mdio.c
Normal file
@ -0,0 +1,116 @@
|
|||||||
|
// SPDX-License-Identifier: GPL-2.0+
|
||||||
|
/*
|
||||||
|
* Hisilicon Fast Ethernet MDIO Bus Driver
|
||||||
|
*
|
||||||
|
* Copyright (c) 2016 HiSilicon Technologies Co., Ltd.
|
||||||
|
*/
|
||||||
|
|
||||||
|
#include <dm.h>
|
||||||
|
#include <clk.h>
|
||||||
|
#include <miiphy.h>
|
||||||
|
#include <linux/io.h>
|
||||||
|
#include <linux/iopoll.h>
|
||||||
|
|
||||||
|
#define MDIO_RWCTRL 0x00
|
||||||
|
#define MDIO_RO_DATA 0x04
|
||||||
|
#define MDIO_WRITE BIT(13)
|
||||||
|
#define MDIO_RW_FINISH BIT(15)
|
||||||
|
#define BIT_PHY_ADDR_OFFSET 8
|
||||||
|
#define BIT_WR_DATA_OFFSET 16
|
||||||
|
|
||||||
|
struct hisi_femac_mdio_data {
|
||||||
|
struct clk *clk;
|
||||||
|
void __iomem *membase;
|
||||||
|
};
|
||||||
|
|
||||||
|
static int hisi_femac_mdio_wait_ready(struct hisi_femac_mdio_data *data)
|
||||||
|
{
|
||||||
|
u32 val;
|
||||||
|
|
||||||
|
return readl_poll_timeout(data->membase + MDIO_RWCTRL,
|
||||||
|
val, val & MDIO_RW_FINISH, 10000);
|
||||||
|
}
|
||||||
|
|
||||||
|
static int hisi_femac_mdio_read(struct udevice *dev, int addr, int devad, int reg)
|
||||||
|
{
|
||||||
|
struct hisi_femac_mdio_data *data = dev_get_priv(dev);
|
||||||
|
int ret;
|
||||||
|
|
||||||
|
ret = hisi_femac_mdio_wait_ready(data);
|
||||||
|
if (ret)
|
||||||
|
return ret;
|
||||||
|
|
||||||
|
writel((addr << BIT_PHY_ADDR_OFFSET) | reg,
|
||||||
|
data->membase + MDIO_RWCTRL);
|
||||||
|
|
||||||
|
ret = hisi_femac_mdio_wait_ready(data);
|
||||||
|
if (ret)
|
||||||
|
return ret;
|
||||||
|
|
||||||
|
return readl(data->membase + MDIO_RO_DATA) & 0xFFFF;
|
||||||
|
}
|
||||||
|
|
||||||
|
static int hisi_femac_mdio_write(struct udevice *dev, int addr, int devad, int reg, u16 val)
|
||||||
|
{
|
||||||
|
struct hisi_femac_mdio_data *data = dev_get_priv(dev);
|
||||||
|
int ret;
|
||||||
|
|
||||||
|
ret = hisi_femac_mdio_wait_ready(data);
|
||||||
|
if (ret)
|
||||||
|
return ret;
|
||||||
|
|
||||||
|
writel(MDIO_WRITE | (val << BIT_WR_DATA_OFFSET) |
|
||||||
|
(addr << BIT_PHY_ADDR_OFFSET) | reg,
|
||||||
|
data->membase + MDIO_RWCTRL);
|
||||||
|
|
||||||
|
return hisi_femac_mdio_wait_ready(data);
|
||||||
|
}
|
||||||
|
|
||||||
|
static int hisi_femac_mdio_of_to_plat(struct udevice *dev)
|
||||||
|
{
|
||||||
|
struct hisi_femac_mdio_data *data = dev_get_priv(dev);
|
||||||
|
int ret;
|
||||||
|
|
||||||
|
data->membase = dev_remap_addr(dev);
|
||||||
|
if (IS_ERR(data->membase)) {
|
||||||
|
ret = PTR_ERR(data->membase);
|
||||||
|
return log_msg_ret("Failed to remap base addr", ret);
|
||||||
|
}
|
||||||
|
|
||||||
|
// clk is optional
|
||||||
|
data->clk = devm_clk_get_optional(dev, NULL);
|
||||||
|
|
||||||
|
return 0;
|
||||||
|
}
|
||||||
|
|
||||||
|
static int hisi_femac_mdio_probe(struct udevice *dev)
|
||||||
|
{
|
||||||
|
struct hisi_femac_mdio_data *data = dev_get_priv(dev);
|
||||||
|
int ret;
|
||||||
|
|
||||||
|
ret = clk_prepare_enable(data->clk);
|
||||||
|
if (ret)
|
||||||
|
return log_msg_ret("Failed to enable clk", ret);
|
||||||
|
|
||||||
|
return 0;
|
||||||
|
}
|
||||||
|
|
||||||
|
static const struct mdio_ops hisi_femac_mdio_ops = {
|
||||||
|
.read = hisi_femac_mdio_read,
|
||||||
|
.write = hisi_femac_mdio_write,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct udevice_id hisi_femac_mdio_dt_ids[] = {
|
||||||
|
{ .compatible = "hisilicon,hisi-femac-mdio" },
|
||||||
|
{ }
|
||||||
|
};
|
||||||
|
|
||||||
|
U_BOOT_DRIVER(hisi_femac_mdio_driver) = {
|
||||||
|
.name = "hisi-femac-mdio",
|
||||||
|
.id = UCLASS_MDIO,
|
||||||
|
.of_match = hisi_femac_mdio_dt_ids,
|
||||||
|
.of_to_plat = hisi_femac_mdio_of_to_plat,
|
||||||
|
.probe = hisi_femac_mdio_probe,
|
||||||
|
.ops = &hisi_femac_mdio_ops,
|
||||||
|
.priv_auto = sizeof(struct hisi_femac_mdio_data),
|
||||||
|
};
|
Loading…
Reference in New Issue
Block a user